

# UNIVERSIDADE FEDERAL DE PERNAMBUCO CENTRO DE TECNOLOGIA E GEOCIÊNCIAS DEPARTAMENTO DE ELETRÔNICA E SISTEMAS PROGRAMA DE PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA

# GABRIELA LEITE PEREIRA BRUNO FRANCA GUIMARÃES PEDRO LUCAS DE SOUZA LEÃO HENRIQUE PEDRO DA SILVA

RELATÓRIO DA QUARTA PRÁTICA DE ELETRÔNICA DIGITAL

**RECIFE** 

2023

# UNIVERSIDADE FEDERAL DE PERNAMBUCO CENTRO DE TECNOLOGIA E GEOCIÊNCIAS DEPARTAMENTO DE ELETRÔNICA E SISTEMAS PROGRAMA DE PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA

# GABRIELA LEITE PEREIRA BRUNO FRANCA GUIMARÃES PEDRO LUCAS DE SOUZA LEÃO HENRIQUE PEDRO DA SILVA

# RELATÓRIO DA QUARTA PRÁTICA DE ELETRÔNICA DIGITAL

INFORMAÇÕES DA DISCIPLINA Curso: ENGENHARIA ELETRÔNICA – CTG Disciplina: ELETRÔNICA DIGITAL 1A Código: ES441, Turma: EB, Semestre: 2023.1

DOCENTE RESPONSÁVEL: DR. MARCO AURÉLIO BENEDETTI RODRIGUES DOCENTE ESTAGIÁRIO: MSC. MALKI-

ÇEDHEQ B. C. SILVA

**RECIFE** 

2023

# SUMÁRIO

| 1     | INTRODUÇAO               | 4  |
|-------|--------------------------|----|
| 2     | DESENVOLVIMENTO          | 5  |
| 2.1   | O Circuito Completo      | 5  |
| 2.2   | Ir verilog               | 6  |
| 2.3   | Mp3                      | 7  |
| 2.3.1 | Temporizador             | 9  |
| 2.3.2 | Divisor de clock         | 10 |
| 2.3.3 | Fur Elise                | 11 |
| 2.3.4 | Over The Rainbow         | 12 |
| 2.4   | LEDS                     | 13 |
| 2.5   | LM75A                    | 14 |
| 2.5.1 | I2C Read Verilog         | 14 |
| 2.5.2 | SEG D Verilog            | 15 |
| 2.6   | VGA                      | 16 |
| 2.6.1 | Horizontal sync          | 16 |
| 2.6.2 | Vertical sync            | 17 |
| 2.6.3 | Pixel generator          | 17 |
| 3     | MANUAL DE OPERAÇÃO       | 19 |
| 4     | RESULTADOS               | 25 |
| 4.1   | Vídeo                    | 25 |
| 5     | DISCUSSÃO DOS RESULTADOS | 26 |
| 5.1   | O Circuito Completo      | 26 |
| 5.1.1 | Desafios                 | 26 |
| 5.1.2 | Soluções                 | 26 |
| 5.2   | Ir verilog               | 26 |
| 5.2.1 | Desafios                 | 26 |
| 5.2.2 | Soluções                 | 26 |
| 5.3   | Mp3                      | 26 |
| 5.3.1 | Desafios                 | 27 |
| 5.3.2 | Soluções                 | 27 |
| 5.4   | LEDS                     | 27 |
| 5.4.1 | Desafios                 | 27 |
| 5.4.2 | Soluções                 | 27 |

| 5.5   | LM75A     |
|-------|-----------|
| 5.5.1 | Desafios  |
| 5.5.2 | Solução   |
| 5.6   | VGA       |
| 5.6.1 | Desafios  |
| 5.6.2 | Soluções  |
|       |           |
| 6     | CONCLUSÃO |

# 1 INTRODUÇÃO

Nessa quarta prática, a FPGA foi utilizada para formular um music player em Verilog. Este funciona de modo que, se utilizando de um controle remoto, é possível controlar as ações do tocador de música. Cada botão tem uma devida função no play, stop, pause (que serão mostrados pelos LEDS) e skip. Ao final, as músicas deverão reproduzidas pelo buzzer, a duração da música deverá ser mostrada pelo VGA, além do nome da música, o artista que a canta (caso este seja conhecido), o nome da disciplina, o nome dos integrantes do grupo e a temperatura no ambiente, que é possível ser medida pela utilização do LM75A.

O objetivo do trabalho é a utilização da plataforma quartus e, por meio da linguagem Verilog, elaborar o sistema pedido na quarta prática. Para atingir esse objetivo, é necessário que: o primeiro botão escolhido no controle remoto mute a música(a música mantém a reprodução, porém sem acionar o buzzer), o segundo botão escolhido no controle remoto começe, ou pare, a música e a contagem da sua duração, o terceiro botão escolhido no controle remoto pule para a próxima música, que começa parada, o quarto botão escolhido no controle remoto pare a música, zere a contagem da duração da música e volte a música para o início, o tempo da música apareça na interface do VGA, junto com o nome da música, o seu cantor ou cantora, o nome dos integrantes do grupo, o nome da disciplina e a temperatura ambiente.

Este relatório estará dividido em 5 seções. A primeira é o desenvolvimento, no qual será explicado as etapas em que foi feito so processo com suas devidas explicações. A segunda é o manual de operações, no qual será explicado todo o funcionamento do hardware projetado na fpga. A terceira é os resulatdos, que terá, em ordem, o que foi obtido como resposta ao longo do desenvolvimento do projeto. A quarta é a discussão dos resultados, que abordará do porque desses resultados terem sido atingidos. A última é a conclusão que irá discutir, de forma resumida, se os resultados obtidos foram os solicitados no projeto.

#### **2 DESENVOLVIMENTO**

Neste capítulo, será discutido, inicialmente, uma visão geral do circuito completo e como seus componentes se comportam em conjunto para gerar uma lógica que toca duas músicas e mostra suas informações, além de outras, numa interface VGA.

Após isso, detalhes de cada componente do circuito serão discutidos.

# 2.1 O Circuito Completo

Neste circuito, visto na Figura 1, tem-se o bdf completo do projeto. Foram utilizados como entradas gerais do programa, o clock da placa, sendo este utilizado em praticamente todos os blocos do projeto, o rst\_r e o ir.



Figura 1 – Representação esquemática do projeto completo.

O ir verilog é o bloco que manda a informação do controle remoto para o Mp3. Assim, pode-se saber qual botão foi apertado e que ação deve ser feito após o aperto dele.

A saída do ir verilog é direcionada para o bloco do Mp3. A saída do Mp3 é direcionada para os LEDS e para o VGA. Além do Mp3 o VGA recebe também a saída do LM75A, que possui o sensor de temperatura.

O bloco dos leds tem as instruções para acender o primeiro led durante o stop, acender o segundo led durante o play, o terceiro durante o pause e o quarto led em um caso especial que

pode ser visto na seção destinada ao bloco dos leds.

Por fim, o bloco do Mp3, que contém uma máquina de estados para efetuar a seleção das músicas que serão reproduzidas no buzzer, envia o nome da música atual bem como o nome de seu autor para o bloco do VGA, para que estas informações sejam visualizadas na sua interface.

#### 2.2 Ir verilog

Na Figura 2 pode-se observar a representação do ir verilog. Ele desempenha um papel crucial ao desenvolver a lógica para o funcionamento do controle remoto. Essa abordagem garante que sinais consistentes e genuínos sejam passados adiante.



Figura 2 – Representação do ir verilog.

Na Figura 3 pode-se observar os dois contadores necessários para o funcionamento do controle remoto. Esses dois contadores servem para criar um clock de 38 kHz.

Figura 3 – Parte do código do ir verilog.

Após os dois contadores, e antes do códigos conseguir guardar os dados que vem do pressionamento dos botôes do controle remoto, tem-se que aguardar dois pulsos. O primeiro pulso é de 9 ms e o segundo pulso é de 4.5 ms. Depois desses dois pulsos pode-se tem a certeza que o que vem são os dados referentes aos botões.

Na Figura 4, é possível observar a lógica que possibilita a manutenção do valor de saída do ir verilog. Os dados que são pertinentes ao pressionamneto do botão tem 32 bits. Esses 32

bits são divididos em 4 grupos de 8 bits cada: c\_comando, comando, c\_endereço e endereço. Desses 4 grupos somente o grupo do comando tem a informação que será necessária para diferir qual botão foi pressionado. Por conta disso, após a separação dos 32 bits, foi feito um case para definir qual botão foi pressionado.

Figura 4 – Parte do código do ir verilog.

Assim, a saída do bloco ir verilog será um pulso com o valor correspondente ao botão pressionado. Esse pulso vai para o Mp3 e ajuda na escolha e manipulação das 2 músicas.

# 2.3 Mp3

Na Figura 5 tem-se a representação do Mp3. O bloco Mp3 desempenha o papel de chaveamento entre músicas por meio de uma máquina de estados de Moore.



Figura 5 – Representação do Mp3.

Antes da máquina de estados Moore, tem-se o uso de um case, que pode ser visto na Figura 6, para definir a lógica do stop, play\_pause, skip e mute. Se pressionado o primeiro botão escolhido do controle remoto(0), o registrador silêncio é selecionado(A música não seria mais

escutada). Se pressionado o segundo botão(1), e o stop não ter sido pressionado anteriormente, o play\_pause é selecionado(A música dá play). Se o terceiro botão(2) for presionado, e o stop ter já sido selecionado logo antes, o skip é selecionado(Troca-se de música). O quarto botão(3) seleciona o stop e faz o play\_pause ser desselecionado, ou seja, entra no pause e a música é reiniciada.

```
63
              always @(posedge clock)
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
80
81
82
83
      begin
                   case(bot)
      8'b00: silencio <= !silencio;//1'b1;
8'b01: begin
if (!stop) play_pause <= !play_pause;
else play_pause <= play_pause;
      end
                        8'b10: begin
      if (stop) skip <= 1'b1;
else skip <= 1'b0;</pre>
                                    end
                        8'b11: begin
      stop <= !stop;//1'b1;
play_pause <= <mark>1'b0</mark>;
                                    end
                        default begin silencio <= silencio;
                                       play_pause <= play_pause;
                                       stop <= stop;</pre>
                                       skip <= 1'b0;
84
                                      end
85
                   endcase
              end
```

Figura 6 – Parte do código do Mp3.

Dentro da máquina de estados dita anteriormente nessa seção, cuja representação visual está ilustrada na Figura 7, adota-se uma abordagem estruturada, utilizando o botão de **Skip** (botão 2 do controle remoto) como elemento-chave para a transição entre os diferentes estados. Cada estado é projetado para corresponder a uma música específica.

```
//FSM Lógica para controle do estado atual
always @ (posedge skip)
begin : L1
  if (stop) estado_atual <= prox_estado;</pre>
169
170
171
172
173
174
175
                             else estado_atual <= estado_atual;
                      //FSM Lógica para controle do próximo estado always @ (posedge clock)//Combinacional begin : L2
176
177
178
179
180
                              case (estado_atual)
                                    so: prox_estado <= s1;//próximo estado
s1: prox_estado <= s0;//próximo estado
default: prox_estado <= s0; //recupera de estado inválido
181
182
183
184
185
186
187
188
                         /FSM Lógica para controle das saídas
                      always @ (estado_atual)//Combinacional begin : L3
                             case (estado_atual)
    s0: begin
    musica1play <= play_pause;</pre>
189
190
191
192
193
                                           musicalstop <= stop;
t2 <= musicalt2;
t3 <= musicalt3;
t5 <= musicalt5;
194
195
196
                                           musicas <= musica1_1;
autor <= musica1_2;
musica_atual <= s0;
197
198
                                    s1: begin
musica2play <= play_pause;
198
199
200
201
202
203
204
                                           musica2pray <= pray_p
musica2stop <= stop;
t2 <= musica2t2;
t3 <= musica2t3;
t5 <= musica2t5;
musicas <= musica2_1;
autor <= musica2_2;
musica_atual <= 1
205
206
                                           musica_atual <= s1;
                             endcase
```

Figura 7 – Parte do código do Mp3.

Além disso, conectam-se os nomes das músicas e seus respectivos autores ao VGA, além da informação de qual música está realmente tocando no momento, onde essas informações são apresentadas. Esse visor de informações fornece um contexto valioso ao usuário, exibindo detalhes relevantes sobre a música que está sendo tocada naquele momento.

É importante destacar que cada elemento desse arranjo opera em harmonia, proporcionando uma experiência de audição otimizada e agradável. A combinação do chaveamento realizado pelo bloco Mp3, da estrutura de estados de Moore e do feedback visual oferecido pelo VGA eleva a qualidade da interação do usuário com o sistema musical, garantindo que a música seja não apenas ouvida, mas também compreendida e apreciada em seu contexto completo.

#### 2.3.1 Temporizador

O temporizador pode ser visto na Figura 8. O código do temporizador desempenha o papel de garantir que cada nota musical seja tocada pelo tempo apropriado e, ao mesmo tempo, permite que o módulo de reprodução musical compreenda o momento exato para progredir para a nota subsequente.

```
module temporizador
 1
2
3
4
5
6
7
8
9
     (
          output Q = 1'b0,
          input Clk,
          input Disparo,
          input [27:0] Overflow
          reg [27:0] cnt = 0;
10
          always @(posedge Clk)
11
     begin
12
13
              if ((Disparo) && (cnt == 0))
              cnt <= Overflow;
else if ((!Disparo) && (cnt == 0)) cnt <= 0;
else cnt <= cnt - 1'b1;
14
15
16
          end
17
18
          assign Q = (cnt != 0) ? 1'b1 : 1'b0;
19
20
       endmodule
21
```

Figura 8 – Código do temporizador.

Através de uma sincronização precisa, o temporizador assegura que cada nota seja sustentada pelo período de tempo desejado, contribuindo para a fidelidade e expressividade da reprodução musical. Isso é especialmente importante para criar uma experiência auditiva agradável e autêntica.

Além disso, o momento do estouro do temporizador é empregado como um sinal de referência para a transição na máquina de estados da música. Quando o temporizador atinge seu limite, isso atua como um marco que indica ao sistema musical que é o momento exato de avançar para a próxima nota. Essa abordagem garante uma sincronização precisa entre a duração de cada nota e a progressão da peça musical como um todo.

#### 2.3.2 Divisor de clock

O divisor de clock pode ser visto na Figura 9. A utilização do divisor de clock desempenha o papel de gerar as frequências a serem reproduzidas pelo buzzer. Esse divisor requer dois parâmetros como entrada: o clock a ser dividido e um vetor de 28 Bits, que atua como o módulo da operação de divisão.

```
module divisor_clock
 1
 2
    \Box(
         output reg Clk_out = 1'b0,
 3
 4
         input Clk_in,
         input [27:0] Overflow
 5
6
7
         reg [27:0] cnt = 0;
 8
 9
         always @(posedge Clk_in)
10
         begin
    ⊟
             if (cnt < Overflow) begin
11
    \Box
                cnt <= cnt + 1'b1;
12
                Clk_out <= Clk_out;
13
14
             end
             else begin
15
    16
                cnt \leq 0;
                Clk_out <= ~Clk_out:
17
18
             end
19
         end
20
      endmodule
21
22
```

Figura 9 – Código do divisor de clock.

Inicialmente, a contagem é realizada mediante a detecção do sinal **rising\_edge** do clock de entrada, garantindo um sincronismo preciso.

No momento em que essa contagem atinge o valor determinado pelo módulo de divisão, ocorre um duplo evento: a contagem é redefinida para seu estado inicial e, simultaneamente, o nível lógico do sinal **Clk\_out** é alterado. Essa mudança de nível lógico tem como propósito sinalizar o término da operação de divisão do clock.

#### 2.3.3 Fur Elise

Para fazer a música Fur Elise foi necessário fazer uma máquina de estados, que pode ser vista, em parte, na Figura 10. A máquina de estados tem por objetivo ciclar as notas das músicas fazendo com que uma nota seja tocada após a outra em loop, isso acontece pois em cada estado da máquina de estados, foi definido qual será o próximo estado de forma cíclica. Cada estado da máquina de estado está sensível aos botões, de modo que se o play\_pause for pressionado, a música para na exata nota que estava tocando antes de se apertar o botão, ou começa na nota que estava tocando quando se deu o aperto do botão. Se o botão de stop for pressionado a música é reiniciada e colocada no pause. Além disso, cada nota da música foi inserida manualmente no L3,

por meio de uma task, que envia a informação do tempo de duração da nota para o temporizador que fará com que a frequência da nota seja soada pelo buzzer durante um tempo específico definido manualmente, como dito anteriormente.

```
//FSM Lógica para controle das saídas
378
                                                         always @ (estado)//Combinacional
                                                                        gin : L3
case (estado) //s0 apenas inicia a prox nota
    s0: nota(0, `ov_t2); //freq atual, dur prox
    s1: nota(`E4, `ov_t1_2);//freq atual, dur prox
    s2: nota(`D_4, `ov_t1_2);//freq atual, dur prox
    s3: nota(`E4, `ov_t1_2);//freq atual, dur prox
    s4: nota(`D_4, `ov_t1_2);//freq atual, dur prox
    s5: nota(`E4, `ov_t1_2);//freq atual, dur prox
    s6: nota(`I3, `ov_t1_2);//freq atual, dur prox
    s7: nota(`D4, `ov_t1_2);//freq atual, dur prox
    s8: nota(`C4, `ov_t1_2);//freq atual, dur prox
    s9: nota(`H3, `ov_t1_2);//freq atual, dur prox
    s10: nota(0, `ov_t1_2);//freq atual, dur prox
    s11: nota(`C3, `ov_t1_2);//freq atual, dur prox
    s12: nota(`E3, `ov_t1_2);//freq atual, dur prox
    s13: nota(`H3, `ov_t1_2);//freq atual, dur prox
    s13: nota(`H3, `ov_t1_2);//freq atual, dur prox
    s14: nota(`I3, `ov_t1);//freq atual, dur prox
379
                              380
                              381
382
383
384
385
386
387
388
389
390
391
392
393
                                                                                         s13: nota(`H3,`ov_t1_2);//freq atual, dur prox s14: nota(`I3,`ov_t1);//freq atual, dur prox s15: nota(0,`ov_t1_2);//freq atual, dur prox s16: nota(`E3,`ov_t1_2);//freq atual, dur prox s17: nota(`G_3,`ov_t1_2);//freq atual, dur prox s18: nota(`I3,`ov_t1_2);//freq atual, dur prox s19: nota(`C4,`ov_t1);//freq atual, dur prox s20: nota(`O,`ov_t1_2);//freq atual, dur prox s21: nota(`E3,`ov_t1_2);//freq atual, dur prox s21: nota(`E4,`ov_t1_2);//freq atual, dur prox s23: nota(`D_4,`ov_t1_2);//freq atual, dur prox s24: nota(`E4,`ov_t1_2);//freq atual, dur prox s25: nota(`D_4,`ov_t1_2);//freq atual, dur prox s26: nota(`E4,`ov_t1_2);
s26: nota(`E4,`ov_t1_2);
394
395
396
397
398
399
400
401
402
403
404
405
406
407
                                                                                             s27: nota(`I3,
s28: nota(`D4,
408
                                                                                                                                                                                          ov_t1_2)
409
                                                                                                                                                                                                ov_t1_2)
                                                                                             s29: nota(`C4, `ov_t1_

s30: nota(`H3, `ov_t1)

s31: nota(0, `ov_t1_2)
410
                                                                                                                                                                                               ov_t1_2);
411
412
                                                                                            s31: nota(), ov_t1_2)

s32: nota(`C3, `ov_t1_

s33: nota(`E3, `ov_t1_

s34: nota(`H3, `ov_t1_

s35: nota(`I3, `ov_t1)

s36: nota(0, `ov_t1_2)
413
                                                                                                                                                                                                ov_t1_2)
414
415
                                                                                                                                                                                                ov_t1_2);
416
                                                                                             s36: nota(0, 0
s37: nota(E3,
s38: nota(C4,
417
418
                                                                                                                                                                                                 ov_t1_
419
                                                                                             s39: nota(`I3, `ov_t1
s40: nota(`H3, `ov_t2
s41: nota(0, `ov_t1);
420
                                                                                                                                                                                                ov_t1_2);
                                                                                                                                                                                               ov_t2);
421
```

Figura 10 – Uma parte do código da música Fur Elise.

# 2.3.4 Over The Rainbow

Para fazer a música Over The Rainbow foi necessário fazer uma máquina de estados, que pode ser vista, em parte, na Figura 11. A máquina de estados dessa música funciona da mesma maneira da máquina de estado da música Fur Elise. O que muda é o número de estados, as notas utilizadas e a duração dessas notas.

```
263
264
             //FSM Lógica para controle das saídas
             always @ (estado)//Combinacional
265
             begin: L3
       case (estado) //s0 apenas inicia a prox nota
  s0: nota(0, `ov_t2); //s0 apenas inicia a prox nota
  s1: nota(`F3, `ov_t2);
266
       267
                     s1: nota(),
s2: nota()F4,
s3: nota()E4,
268
269
270
                                           ov_t2)
                                           ov_t1);
                                            V_L_,
ov_t1_z,
+1_2);
271
272
                      s4:
                           nota(C4)
                           nota(
                                    D4
273
                           nota(`E4
274
275
                           nota(
                          nota(
276
277
                      s9:
                          nota(`D4
                      s10: nota(`C4
278
                                     D3
                      s11:
                            nota(
279
280
                      s12:
                            nota(`H_
                            nota(
                                     `НЗ,
                            nota(`F3,
281
                            nota(`G3
nota(`H3
282
                      s15:
283
                      s16:
284
                            nota(`H_
285
                            nota(
                                     G3
286
                      s19: nota(
                                     E3,
287
288
                      520:
                            nota(`F3
                                            ov t1
                      s21:
                            nota(
                                     `G3,
                                            ov_t1)
                      s22: nota(`H3,
289
                     s23: nota(`F3,
s24: nota(0,
290
291
                                         ov_t4);
292
293
                  endcase
294
```

Figura 11 – Uma parte do código da música Over The Rainbow.

#### **2.4 LEDS**

Na Figura 12 tem-se a representação do LED, que tem como objetivo acender e/ou apagar os 4 LEDS presentes na placa.



Figura 12 – Representação do LED.

Seu código pode ser visto na Figura 13. Ele funciona para acender os 4 LEDS a partir de certos comandos. O primeiro LED se acenderá quando o stop for pressionado. O segundo LED acende quando o play for selecionado e o terceiro LED acende quando o pause for selecionado. O LED 1 e 2 é notado pois a placa tem ativo baixo, ou seja, ela acende o LED no 0, não no 1. O quarto LED só acenderá se nenhum dos outros estados for verdadeiro, acusando uma falha no código.

```
always @(posedge clock)

44 □ begin

45 | if (play_pause) saida[2] <= !play_pause;

46 | else if (!play_pause) saida[3] <= !saida[2];

47 | else if (stop) saida[1] <= !stop;

48 | else saida[4] <= !((!play_pause)&(play_pause)&(!stop));

49 | end

50 | 51 |
```

Figura 13 – Código do LED.

# 2.5 LM75A

Foi disponibilizado para o grupo um arquivo LM75A que já funcionava. Por conta disso, foram feitas algumas mudanças no arquivo que foi dado. Na Figura 14 tem-se a represntação do LM75A no circuito.



Figura 14 – Representação do LM75A.

# 2.5.1 I2C Read Verilog

O I2C read tem como modo de funcionamento o sistema escravo-mestre. Nesse I2C o sensor de temperatura se comporta como um escravo, ou seja, só faz a leitura da temperatura e muda seu valor. Já o mestre é a FPGA, pois ela pede a temperatura e manda instruções para o escravo. Portanto, o sensor de temperatura só manda a temperatura se o mestre pedir.

O sistema I2C funciona em torno do uso do sda e do scl. Os sda são o sinal de dados I2C. Ele é um sinal de dados bidirecional usado para transmitir ou receber todos os dados do barramento. Já o scl é o relógio I2C gerado pelo mestre. Embora o escravo nunca gere o sinal de clock, ele pode manter o clock baixo, paralisando o barramento até que esteja pronto para enviar dados.

As instruções que o mestre pode pedir estão definidas em uma máquina de estados, que pode ser vista em parte na Figura 15. Essa máquina de estados tem 9 estados e são eles que

definem o funcionamento do I2C além das instruções que o mestre passa para o escravo.

```
localparam
                                       TDI F
                                                          9'b0_0000_0000,
                                                          9'b0_0000_0000,
9'b0_0000_0100,
                                       START
                                                                                         //inicia comunicação com escravo
                                                                                        //micia comunicação com esc
//envia endereço do escravo
//confirmação pelo escravo
//leitura do lhvte MCD (**
                                       ADDRESS
                                                          9'b0_0000_1000,
                                       ACK1
                                                           9'b0_0001_0000,
                                                                                           /leitura do 1byte MSB (temperatura)
                                                       = 9'b0_0010_0000,
                                       ACK2
READ2
                                                                                         //confirmação pelo mestre
//leitura do 1byte LSB (temperatura)
                                                       = 9'b0_1000_0000
                                                       = 9'b0_1000_0000, //mestre não responde ao escravo
= 9'b1_0000_0000; //finaliza comunicação com escravo
                                       NACK
                                       STOP
                 //Endereço do dispositivo _ operaçã
`define DEVICE_ADDRESS <mark>8'b1001_0001</mark>
                                                                  operação leitura
                 //B5 : Descrição da FSM
always@(posedge clk or negedge rst_n) begin : B5
if (!rst_n)
begin
         ⊟
                                                       <= 16'd0; //limpa o registrador de dados
<= 1'b1; //transmite um bit 1
<= 1'b1; //habilita saída SDA (escrita)
<= IDLE; //reinicia a FSM
<= 8'd0; //endereço inicial 0000_0000
<= 4'd0; //reinicia contador de dados
                                 data r
                                 sda_r
sda_link
                                  estado
                                 addr_reg
                                  data_cnt
                            end
                            case(estado)
                                 IDLE: //Estado Inicial begin
                                            sda_r <= 1'b1; //transmite um bit 1
sda_link <= 1'b1; //habilita saída SDA (escrita)
if (timer_cnt == `TIMER_OVER) //periodo concluído
    estado <= START; //inicia a FSM
                                      else
end
105
106
                                                      estado <= IDLE;
107
108
                                 START://Mestre inicia comunicação com escravo
                                       begin
if (`SCL_HIG) begin //caso SCL nível alto
```

Figura 15 – Uma parte do código do I2C read.

# 2.5.2 SEG D Verilog

Esse código tem como objetivo transformar os dados que chegaram do I2C read em valores bínarios e mandar eles para o VGA. Para isso tem-se que fazer, primeiramente, um clock de 1 kHz. Esse clock é utilizado na habilitação das 4 posições que vão aparecer no VGA correspondentes a temperatura. Depois, é utilizado um outro case para a decodificação dos 7 segmentos.

Após essas lógicas, os dados recebidos do I2C são compilados em 4 partes. Cada parte equivale a um número. O último número, será ou 0 ou 5, pois esse último dígito refere-se se a temperatura é exata(24.0), ou se ela tem um meio após a dezena e unidade(24.5). O primeiro número será ou 0, ou 1, pois o sensor não habilita leitura de mais de cem graus celsius. Já os dois números do meio, são as decodificações da dezena e da unidade da leitura da temperarura. Uma parte desse código pode ser visto na Figura 16.

```
//data[7] decimal da temperatura (0 → .0°, 1→.5°)

4'bl110: dataout_buf = data[7] ? 4'h5: 4'h0;

//dado display 3 (unidade da temperatura)

4'bl101: begin //data[15:8] MSB+LSB da temperatura, data[15] sinal (0 → +, 1→ →)

if (data[15]) dataout_buf = 4'd0; //caso temp negativa valor exibido 0

else

else

if (data[14:8] >= 10 && data[14:8] < 20) dataout_buf = data[14:8] - 7'd10;

else if (data[14:8] >= 20 && data[14:8] < 30) dataout_buf = data[14:8] - 7'd20;

else if (data[14:8] >= 20 && data[14:8] < 40) dataout_buf = data[14:8] - 7'd30;

else if (data[14:8] >= 50 && data[15:8] < 40) dataout_buf = data[14:8] - 7'd30;

else if (data[14:8] >= 50 && data[15:8] < 60) dataout_buf = data[14:8] - 7'd50;

else if (data[14:8] >= 60 && data[15:8] < 60) dataout_buf = data[14:8] - 7'd50;

else if (data[14:8] >= 70 && data[15:8] < 80) dataout_buf = data[14:8] - 7'd70;

else if (data[14:8] >= 90 && data[15:8] < 80) dataout_buf = data[14:8] - 7'd70;

else if (data[14:8] >= 90 && data[15:8] < 100) dataout_buf = data[14:8] - 7'd90;

else if (data[14:8] >= 100 && data[15:8] < 100) dataout_buf = data[14:8] - 7'd10;

else if (data[14:8] >= 100 && data[15:8] < 100) dataout_buf = data[14:8] - 7'd10;

else if (data[14:8] >= 110 && data[15:8] < 120) dataout_buf = data[14:8] - 7'd10;

else if (data[14:8] >= 110 && data[15:8] < 120) dataout_buf = data[14:8] - 7'd10;

else if (data[14:8] >= 110 && data[15:8] < 120) dataout_buf = data[14:8] - 7'd10;

else if (data[14:8] >= 120) dataout_buf = data[14:8] - 7'd10;

else if (data[14:8] >= 120) dataout_buf = data[14:8] - 7'd10;

else if (data[14:8] >= 120) dataout_buf = data[14:8] - 7'd10;

else if (data[14:8] >= 120) dataout_buf = data[14:8] - 7'd10;

else if (data[14:8] >= 120) dataout_buf = data[14:8] - 7'd10;

else if (data[14:8] >= 120) dataout_buf = data[14:8] - 7'd10;

else if (data[14:8] >= 120) dataout_buf = data[14:8] - 7'd10;

else if (data[14:8] >= 120) dataout_buf = data[14:8] - 7'd10;

else if (data[14:8] >= 120) dataout_buf = data[14:8] - 7'd10;

else if (data[14:8] >= 120) data
```

Figura 16 – Uma parte do código do Seg D Verilog.

#### 2.6 VGA

Na Figura 17 tem-se a representação do VGA, que tem como objetivo mostrar o nome do grupo, a disciplina, o nome da música que está tocando e o seu autor e a temperatura ambiente.



Figura 17 – Representação do VGA.

# 2.6.1 Horizontal sync

Na Figura 18 tem-se uma parte do código, que auxilia na leitura da linha horizontal da interface VGA. A área visível horizontal é maior, logo o clock que percorre toda a linha horizontal precisa ser mais rápido que o clock que percorre a linha vertical. Essa sincronização é importante, pois é ela que garante que o monitor esteja sincronizado corretamente.

Figura 18 – Uma parte do código da sincronização horizontal.

# 2.6.2 Vertical sync

Na Figura 19 tem-se uma parte do código, que auxilia na leitura da linha vertical da interface VGA. A área visível vertical é menor, logo o clock que percorre toda a linha vertical precisa ser mais lento que o clock que percorre a linha horizontal. Essa sincronização é importante, pelo mesmo motivo da sincronização horizontal.

```
98
       ,
//varredura de coluna -
99
       always @(posedge vga_clk)
       begin
if (hcount_ov)
00
   begin
if (vcount_ov)
L02
L03
L04
            vcount <= 10'd0;
05
         vcount <= vcount + 10'd1; end
L06
L07
108
       end
09
       assign vcount_ov = (vcount == vline_end);
```

Figura 19 – Uma parte do código da sincronização vertical.

#### 2.6.3 Pixel generator

Nesse arquivo foi feito a modelagem das letras e números que aparecem na interface VGA. Na Figura 20, tem-se um exemplo de uma lógica para a construção da letra L. Primeiramente, foi feito um laço interativo que faz uma linha vertical começando de cima até em baixo. Para isso, no laço interativo a posição y, responsável pela altura, é a que muda com a mudança do i. Depois disso foi feita um outro laço para construir uma linha horizontal em baixo. Dessa vez, é a posição x que muda com a mudança do i.

```
task draw_L(input [10:1] POSX, POSY, THICK, input [3:1] COLOR);
begin
    integer i;
    for(i=0; i<9; i=i+1) begin
        draw_sqr(POSX, POSY+i*THICK, THICK, COLOR);
    end

    for(i=0; i<5; i=i+1) begin
        draw_sqr(POSX+i, POSY+8*THICK, THICK, COLOR);
    end
end
end
end
endtask</pre>
```

Figura 20 – Código para construção do L.

Outras letras, e números também, foram formadas usando tasks com lógicas diferentes. No final, essas letras e números foram chamados individualmente para formar a interface do VGA. Uma parte desse código pode ser visto na Figura 21. Esse código faz parte de um always sensível à mudança do clock da FPGA. Dentro dele, foram definidos parâmetros que garantiam a

localização correta das informações dentro da interface, além do uso das tasks para definir cada número e cada letra.

```
192
193
                    draw_bg(WHITE);
194
195
                    // Alunos
196
                       draw_A(pos_alunos,90, 2,
197
                       draw_L(pos_a]unos+22,90, 2, RED);
198
                       draw_U(pos_alunos+44,90, 2, RED);
draw_N(pos_alunos+66,90, 2, RED);
draw_O(pos_alunos+88,90, 2, RED);
draw_S(pos_alunos+110,90, 2, RED);
199
200
201
202
203
204
                    // Bruno
205
                       draw_B(pos_alunos,120, 2, RED);
draw_R(pos_alunos+22,120, 2, RED);
draw_U(pos_alunos+44,120, 2, RED);
206
207
208
                       draw_N(pos_alunos+66,120, 2, RED);
209
                       draw_0(pos_alunos+88,120, 2, RED);
210
211
212
                  // Gabriela
213
                       draw_G(pos_alunos,150, 2, RED);
214
                       draw_A(pos_alunos+22,150,
215
                                                              2, RED);
                       draw_B(pos_alunos+44,150, 2,
216
                                                                   RED):
                       draw_R(pos_alunos+66,150, 2,
217
                                                                   RED);
                       draw_I(pos_alunos+88,150, 2,
218
                                                                   RED);
                       draw_E(pos_alunos+110,150, 2, RED);
draw_L(pos_alunos+132,150, 2, RED);
draw_A(pos_alunos+154,150, 2, RED);
219
220
221
222
223
                       // Henrique
224
                       draw_H(pos_alunos,180, 2, RED);
draw_E(pos_alunos+22,180, 2, RE
draw_N(pos_alunos+44,180, 2, RE
225
226
                                                              2, RED);
                                                              2, RED);
227
                       draw_R(pos_alunos+66,180, 2, RED);
draw_I(pos_alunos+88,180, 2, RED);
228
229
                       draw_Q(pos_a]unos+110,180, 2, RED);
230
                       draw_U(pos_a]unos+132,180, 2, RED);
231
232
                       draw_E(pos_alunos+154,180, 2, RED);
233
```

Figura 21 – Código para construção da interface VGA.

# 3 MANUAL DE OPERAÇÃO

Quando o hardware é sintetizado na FPGA, a interface VGA inicializa com a primeira música selecionada, sem emitir som, com o nome dos integrantes do grupo, o nome da disciplina e a temperatura ambiente, como pode ser visto na Figura 22.



Figura 22 – Início do hardware.

Na controle remoto será utilizado os 4 botões em destaque na Figura 23



Figura 23 – Botões que serão utilizados no controle remoto.

Se pressionado o segundo botão selecionado, mostrado na Figura 24, a primeira música, Fur Elise de Beethoven, começa a tocar e o segundo LED irá acender, como pode ser visto na Figura 25.



Figura 24 – Botão selecionado 2.



Figura 25 – Início da música Fur Elise.

Se o segundo botão selecionado for pressionado novamente, a música entrará num pause exatamente na nota que estava tocando quando o segundo botão selecionado foi pressionado. O segundo LED apagará e o terceiro LED acenderá, como visto na Figura 26. Para despausar a música e acender novamente o segundo LED, basta pressionar o segundo botão selecionado novamente.



Figura 26 – Pausa na música Fur Elise.

Quando o primeiro botão selecionado, mostrado na Figura 27, for pressionado, o buzzer da música será mutado. Isso significa que, se a música estiver tocando, ela não será escutada pelo usuário. Se o primeiro botão selecionado for pressionado novamente, a música voltará a tocar normalmente.



Figura 27 – Botão selecionado 1.

Se pressionado o terceiro botão selecionado, mostrado na Figura 28, a música será trocada para a próxima e a interface VGA mostrará quem é essa nova música.



Figura 28 – Botão selecionado 3.

Porém, a música só será trocada se, no momento em que se pressionar o o terceiro botão selecionado, a música atual estiver no stop, que será visto mais a frente. Se a música estiver no stop, o primeiro led se acenderá, como pode ser visto na Figura 29, e o led atrelado ao pause também se acenderá. Se a música estiver no stop e, além disso, o terceiro botão selecionado for pressionado, a interface VGA só trocará o nome para a próxima música e seu cantor e a nova música é selecionada, mas não toca imediatamente, como mostrado na Figura 30. Para essa música começar a tocar, o usuário deve pressionar o segundo botão selecionado.



Figura 29 – Led atrelado ao stop e pause acesso.



Figura 30 – Nova música selecionada.

A troca das músicas, pelo pressionamento do terceiro push-button, é um processo cíclico. Ou seja, a primeira troca é para Over The Rainbow, a segunda troca é para Fur Elise e assim continua o ciclo, pois somente duas músicas estão programadas para tocar. Todas essas trocas são vistas na interface VGA, pois ela mostra, entre outras coisas, o nome da música e seu cantor toda vez que a música é trocada.

Se o quarto botão selecionado, mostrado na Figura 31, for pressionado, a música será pausada e reiniciada. Para fazer a música tocar novamente, é necessário pressionar o segundo botão selecionado.



Figura 31 – Botão selecionado 4.

Se o último LED estiver acesso, isso significa que a música está em algum estado que não seja stop, pause ou play. Nesse estado, é possível indentificar uma falha no sistema.

Durante toda o uso da FPGA, as informações na interface VGA referentes ao nome dos integrantes do grupo e nome da disciplina não serão mudados. O nome da música e do cantor mudará na interface a partir do momento que o usuário faz o uso dos botões selecionados. A informação da temperatura na interface muda de acordo com a leitura do LM75 da temperatura ambiente, porém essa leitura não é clara por conta de erros na parte da implementação do VGA.

# **4 RESULTADOS**

Os requerimentos do projeto foram finalizados. Eles são:

- O primeiro botão escolhido no controle remoto habilita ou desabilita o mute.
- O segundo botão escolhido no controle remoto faz tanto a música dar play, quanto faz a música dar pause.
- O terceiro botão escolhido no controle remoto seleciona a próxima música a ser tocada.
- O quarto botão escolhido no controle remoto faz o stop da música.
- Foi implementado, na interface VGA um registrador da temperatura ambiente e de informações sobre a música e o grupo.
- Os LEDS foram implementados para acender quando o play, stop e pause estiverem ativados, sendo o quarto LED ativado quando nenhum desses comandos estiverem sendo utilizados.

#### 4.1 Vídeo

# Vídeo do funcionamento da placa

O vídeo acima mostra o funcionamento prático do projeto implementado à placa, junto com a narração de como ela funciona.

# 5 DISCUSSÃO DOS RESULTADOS

Neste capitulo será discutido os desafios, e soluções que levaram ao funcionamento do projeto de acordo com as especificações.

# 5.1 O Circuito Completo

A seguir apresentam-se os desafios e as soluções do circuito completo.

#### 5.1.1 Desafios

O maior desafio para implementar todo o circuito foi aprender sintaxe do Verilog. Além disso, foi encontrado um desafio ao tentar entender as saídas hexadecimais, bínarias e inteiras de certos blocos.

# 5.1.2 Soluções

Para solucionar esses problemas foi feita a análise dos projetos exemplos disponibilizados no classroom, juntamente com os slides das aulas. Esse aprendizado foi importante para a compreensão das ligações entre os blocos e seus respectivos inputs e outputs.

# 5.2 Ir verilog

A seguir apresentam-se os desafios e as soluções do ir verilog.

### 5.2.1 Desafios

Um dos desafios foi entender como o sinal sai do ir verilog depois de pressionado o botão no controle remoto.

# 5.2.2 Soluções

Para solucionar esses problemas foi implementado um else no código do ir verilog quando os 32 bits são separados em 4 grupos. Isso foi feito com o objetivo de transformar o comando que sai do controle remoto ao apertar um botão em um pulso.

# 5.3 Mp3

A seguir apresentam-se os desafios e as soluções do Mp3.

#### 5.3.1 Desafios

O principal desafio foi fazer a conexão entre musica que irá ser tocada e a música atual com o divisor de clock e com o temporizador. Outro desafio foi na implementação do clock das músicas, que para essa prática foi de 16 MHz.

# 5.3.2 Soluções

Para isso, foi feito o arquivo que pode ser visto na subseção 2.3. Esse bloco possui uma máquina de estados com 2 estados, onde cada estado representa uma música. Ao apertar o botão de passar para a próxima musica enquanto o stop está ativado, o estado atual passa para o próximo estado. Assim, a música atual é alterada. As músicas só serão conectadas ao divisor de clock e ao temporizador, quando a máquina de estados estiver no estado desta música. Com isso, ao apertar o botão de play, a música atual será enviada para o buzzer. Também foi feito o uso do divisor de clock para criar o novo clock de 16 MHz.

#### **5.4** LEDS

A seguir apresentam-se os desafios e as soluções dos LEDS.

#### 5.4.1 Desafios

Encontrou-se a necessidade de mostrar nos leds quando o stop estiver ativo, quando o play estiver ativo, quando o pause estiver ativo e quando nenhuma dessas entradas estiverem ativas, indicando que há uma falha no sistema.

# 5.4.2 Soluções

Para isso, foi feito o arquivo que pode ser ser visto na subseção 2.4. Esse bloco tem como entrada a saída stop e play/pause do Mp3. O led 1 é aceso quando o stop estiver ligado, o led 2 é aceso quando o play estiver ligado, o led 3 é aceso quando o pause estiver ligado e o led 4 é aceso quando nenhuma das entradas estiverem ligadas.

#### 5.5 LM75A

A seguir apresentam-se os desafios e as soluções do LM75A.

#### 5.5.1 Desafios

Um dos desafios na implementação do LM75A foi fazer a sua saída ir para o VGA e o seu valor aparecer na interface. Além disso, outro desafio foi na compreensão do código.

# 5.5.2 Solução

Para tentar solucionar esses problemas, foi feita uma pesquisa sobre o sistema I2C e uma leitura do material de apoio disponibilizado pelo professor. Além disso, a entrada do VGA foi convertida para receber a saída do do seg d verilog. Porém essa saída trocava valores muito rapidamente e o valor atual da temperatura não foi registrado com precisão.

Uma solução para esse problema talvez fosse pegar as informações de temperatura não do seg d verilog, mas sim direto do bloco do I2C read. Assim, teria-se as informações atuais sem nenhuma interferência da frequência.

#### 5.6 VGA

A seguir apresentam-se os desafios e as soluções do VGA.

#### 5.6.1 Desafios

Um dos desafios da implementação do VGA foi formar as letras que foram utilizadas na interface, além de conseguir informar a temperatura ambiente e o contador na interface.

# 5.6.2 Soluções

Foram utilizados os pixels disponíveis para formar as letras e números e, além disso, um estudo nos materiais de apoio e nos slides foi feito para garantir que a saída dos blocos Mp3 e LM75A e as entradas do VGA fossem equivalentes.

Como dito na seção anterior, uma possível solução para o aparecimento da temperatura na interface VGA seja, ao invês de tentar pegar as informações direto da saída do bloco seg d verilog, pegar as informações da saída do I2C read.

Já sobre o desafio do contador, ele poderia ser resolvido se fosse feito um contador, sensível a mudança do stop e do play/pause, e colocar seus números em certas possições da interface VGA na qual pudesse ser feito a diferenciação dos segundos, minutos e horas com o auxílio das letras hrs, min e seg.

# 6 CONCLUSÃO

Pode-se concluir que, em geral, o aprendizado de como construir um music player, junto com o aprendizado do uso do controle remoto foi atingido. O VGA e o LM75A foram compreendidos quanto a sua funcionalidade, mas a sua execução e nível de hardware no projeto foi falha, pois não foi atingido o objetivo completo deles. Os quatro botões no controle remoto foram implementados, assim como seus LEDS.

Houve dificuldades na relação teoria versus prática em várias ocasiões. No circuito completo, a implementação do Verilog foi um problema no começo, pois ainda existiam dúvidas sobre como implementar a linguagem. Para executar algumas instâncias houve dificuldades até que foi compreendido a lógica correta. Outra dificuldade, foi na implementação das músicas. O clock pedido foi de 16 MHz, então antes de fazer a música funcionar um divisor de clock teve que ser implementado. Porém a maior dificuldade do projeto foi na implementação da interface VGA. Apesar do grupo ter entendido sua função e seu funcionamento, a implementação dela foi falha, pois não foi possível implementar em sua interface um contador e o valor correto da temperatura ambiente.

A realização do relatório foi muito importante para o grupo. Isso porque, foi pela realização dele, que foi possível ter discussões sobre como melhorar o projeto e sobre o que cada arquivo do quartus fazia. Também foi possível, para cada integrante do grupo, compreender melhor todas as partes do projeto, já que a elaboração do relatório incentivou o diálogo entre todos os integrantes do grupo e, consequentemente, levou a um melhor trabalho na equipe.